HDL LOGO
5V I/O and 5V Tolerant
ザイリンクスシリーズ 5V入出力対応品

※表の内容は概要です、ご採用前には、必ずFPGAのデータシートなどでご確認をお願いいたします。
※FPGAの規模によりフリーの開発ツールでは開発できないことございます。ご注意をお願いいたします。
(少なくともXC6SLX100やXC6SL150では有償ツールが必要です)


デバイス名 パッケージ Logic
Cell
Total
Block
RAM
Bits
ボード
I/O
製品
型番
在庫 イメージ 特長
10 XC7S50-1FGGA484C FGGA484 52,160 2,700 K 100 XCM-026Y-50
5Vバススイッチ
搭載で5V I/O可能
 
9 XC7S75-1FGGA484C FGGA484 76,800 3,240 K 100 XCM-026Y-75
8 XC7S100-1FGGA484C FGGA484 102,400 4,320 K 100 XCM-026Y-100
7 XC7S50-1FGGA484C FGGA484 52,160 2,700 K 100 XCM-026-50
5Vレベルコンバータ
搭載で5V I/O可能
6 XC7S75-1FGGA484C FGGA484 76,800 3,240 K 100 XCM-026-75
5 XC7S100-1FGGA484C FGGA484 102,400 4,320 K 100 XCM-026-100
4 XC6SLX45-2FGG484C FFG484 43,661 2,088 K 100 XCM-019Y-LX45
5Vバススイッチ
搭載で5V I/O可能
 
3 XC6SLX75-2FGG484C FFG484 74,637 3,096 K 100 XCM-019Y-LX75
2 XC6SLX45-2FGG484C FFG484 43,661 2,088 K 100 XCM-019-LX45
5Vレベルコンバータ
搭載で5V I/O可能
1 XC6SLX75-2FGG484C FFG484 74,637 3,096 K 100 XCM-019-LX75

※表の内容は概要です、ご採用前には、必ずFPGAのデータシートなどでご確認をお願いいたします。
※FPGAの規模によりフリーの開発ツールでは開発できないことございます。ご注意をお願いいたします。
(少なくともXC6SLX100でやXC6SL150は有償ツールが必要です)

開発中


デバイス名 パッケージ Logic
Cell
Total
Block
RAM Bits
ボード
I/O
製品
型番
在庫 イメージ 特長

<AMDシリーズTOPへ>

ALTERA対応の5V I/O 製品はこちらです